ISSCC: CPU-Caches lernen Platz und Strom zu sparen (14. Februar 2007/15:29) Einen Teil ihrer Rechenleistung ziehen moderne Prozessorarchitekturen aus ihrem integrierten und sehr schnellen Pufferspeicher. Diese Caches bestehen fast immer aus SRAM-Zellen, die jeweils aus sechs Transistoren aufgebaut sind (6T-SRAM). Der Flächenbedarf von 6T-SRAM ist recht hoch, die "On-Die"-Caches okkupieren mittlerweile einen erheblichen, manchmal sogar den größten Teil der gesamten Siliziumfläche aktueller Prozessoren. Deshalb tragen Caches ganz wesentlich zu den Energieverlusten und Kos ...
|
https://ress.at/isscc-cpucaches-lernen-platz-und-strom-zu-sparen-news14022007152942.html
© by RessServerWorks, 2024